Применение конвейера переменной глубины для сокращения времени доступа в модули памяти стандарта

Характеристика стандарта модулей динамической оперативной памяти FBDIMM, рассматриваемого как альтернатива нашедшему широкое применение стандарту DDR2, в первую очередь для серверных применений. Оценка техники конвейера запросов с переменной глубиной.

Рубрика Программирование, компьютеры и кибернетика
Вид статья
Язык русский
Дата добавления 27.11.2018
Размер файла 106,1 K

Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже

Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.

Размещено на http://www.allbest.ru/

ПРИМЕНЕНИЕ КОНВЕЙЕРА ПЕРЕМЕННОЙ ГЛУБИНЫ ДЛЯ СОКРАЩЕНИЯ ВРЕМЕНИ ДОСТУПА В МОДУЛИ ПАМЯТИ СТАНДАРТА FBDIMM

А.Е. Шерстнёв

Аннотация

В статье даётся характеристика стандарта модулей динамической оперативной памяти FBDIMM, в настоящее время рассматриваемого как альтернатива нашедшему широкое применение стандарту DDR2, в первую очередь для серверных применений. При ряде преимуществ применение стандарта FBDIMM характеризуется увеличенным по сравнению с DDR2 временем доступа к памяти. Для его сокращения предлагается использовать технику конвейера запросов с переменной глубиной, которая, минимизируя задержку доступа, позволяет увеличить коэффициент использования пропускной способности интерфейса с памятью. Конвейер с переменной глубиной является законченным блоком и может быть встроен на этапе проектирования в большинство контроллеров памяти без существенных изменений в основной схеме контроллера.

оперативный память серверный динамический

Введение

По мере повышения производительности процессоров и вычислительной мощности серверных систем наблюдается закономерная тенденция увеличения объёмов обрабатываемой информации в серверных приложениях. В системе, работающей с большими объёмами информации, результирующая производительность в большой степени определяется двумя факторами: мощностью процессора и скоростью поступления данных для обработки. В качестве источника данных далее будет рассматриваться только оперативная память, так как альтернативные накопители (например, жёсткие диски) обладают на несколько порядков большей задержкой.

Очевидно, что наиболее эффективное использование вычислительного комплекса возможно при балансе скорости обработки данных процессором и темпа их поступления из памяти. В последнее время увеличение быстродействия процессоров происходит значительно быстрее, чем развитие подсистемы памяти, в частности, наиболее распространённой динамической оперативной памяти. Причина в том, что современный уровень технологий даёт больше возможностей для увеличения скорости обработки информации (разработка новых архитектур, техника распараллеливания), в то время как развитие систем хранения в основном ограничивается самой технологией производства кристаллов.

В отношении подсистемы памяти основными ограничивающими факторами являются максимально допустимый объём и пропускная способность. Пропускная способность определяется технологией производства чипов памяти, а максимальный объём - количеством чипов, устанавливаемых на стандартизованные материнские платы.

Помимо внутренней частоты функционирования чипа памяти, скорость работы с памятью определяется быстродействием канала связи «процессор-модуль памяти». По мере увеличения частоты чипов памяти возникают трудности по разводке печатной платы, поскольку каждый канал памяти имеет широкий интерфейс (примерно 240 линий) с жёсткими ограничениями по выравненности линий. Производительность подсистемы памяти также зависит и от объёма памяти, то есть количества чипов в канале. По мере увеличения числа чипов, подключенных к интерфейсным линиям, начинают сказываться физические эффекты [2], такие как, например, нагрузка на сигнальную линию. Это приводит к искажению сигнала и необходимости работать на более низких частотах.

Для решения этих проблем был разработан стандарт FBDIMM (Fully Buffered Dual Inline Memory Module), специфицирующий 64-разрядные модули оперативной динамической памяти широкого класса применения с преобразованием параллельного интерфейса DDR2 (Dual Data Rate, версия 2) в последовательный LVDS (Low-Voltage Differential Signaling) с автоматической синхронизацией. Он позволяет в несколько раз увеличить максимальный объём памяти и повысить скорость обмена между модулями ОП и интерфейсной логикой процессора (чипсетом).

1. Обзор стандарта FBDIMM и его сравнение со стандартом DDR2

Основной особенностью спецификаций FBDIMM является замена 2низкоуровневого» сложного для трассировки параллельного интерфейса DDR2 на высокоскоростной последовательный пакетный интерфейс LVDS.

Традиционный интерфейс DDR2 Интерфейс FBDIMM

Рис. 1. Переход от DDR2 к FBDIMM

Для преобразования интерфейса DDR2 к структуре LVDS между контроллером и непосредственно микросхемами памяти на каждом модуле памяти устанавливается промежуточный буфер АМВ (Advanced Memory Buffer) [4]. Большим плюсом применения спецификации FBDIMM является возможность использования стандартных чипов памяти стандарта DDR2 и в будущем DDR3.

В отличие от DDR2 Интерфейс DDR2 стандартных 68-разрядных модулей памяти состоит из 147 линий., ширина LVDS-интерфейса равна 50 линиям с достаточным запасом по разности длин [5]. В одном канале может быть установлено до 8 модулей (стандарт DDR2 допускает не более двух модулей), что, исходя из максимального объёма отдельных чипов DRAM, соответствует максимальному объёму 32 Гб. Интерфейс между контроллером памяти (MC - Memory Controller) и AMB разделён на два канала, соответственно направлениям передачи данных, причем каждый канал работает по принципу «точка-точка».

Рис. 2. Взаимодействие модулей в канале FBDIMM

Канал чтения данных имеет ширину 14 и работает в направлении от AMB к MC по каналу записи, имеющему ширину 10, команды и данные передаются от МС к AMB. Пропускная способность Для модулей DDR2-800. канала чтения составляет 6,4 Гб/с, записи - 3,2 Гб/с, что соответствует общей пропускной способности 9,6 Гб/с. Модули в канале соединены в цепочку посредством AMB каждого модуля (см. рис. 2). В то время как в стандарте DDR2 используется одна общая шина, к которой подключены все модули памяти в канале, архитектура на основе FBDIMM фактически представляет собой 8 независимых интерфейсов между МС и АМВ0, АМВ0 и АМВ1, ..., АМВn-1 и АМВn (n = 0…7).

Помимо преобразования интерфейса, на AMB возложены функции проверки и коррекции ошибок (ЕСС - Error Check and Correction) при приёме данных из памяти по интерфейсу DDR2, коррекции ошибок, связанных с повреждением отдельных линий в последовательном канале (интерфейс LVDS) и поддержания протокола последовательной передачи между всеми модулями FBDIMM в канале.

2. Преимущества и недостатки спецификаций FBDIMM

Факторы, которые можно охарактеризовать как преимущества FBDIMM относительно существующих стандартов модулей памяти с параллельным интерфейсом (DDR, DDR2), можно свести к следующему перечню:

больший допустимый объём памяти при одинаковых конструктивах;

большее число открытых страниц в памяти;

меньшая сложность трассировки печатной платы;

меньшая вероятность ошибки передачи (обслуживание последовательного канала проще, чем параллельного). Исправление ошибки берёт на себя AMB;

дуплексная передача уменьшает вероятность конфликта на шине и тем самым увеличивает коэффициент использования канала с памятью. Одна группа чипов памяти может принимать данные по записи, в то время как другая - выдавать данные по чтению;

большая скорость обмена за счёт распараллеливания работы нескольких модулей;

независимые интерфейсы с чипами памяти позволяют исключить пустые циклы в канале в случае последовательной работы с несколькими модулями.

В то же время, в контексте этого сравнения единственным очевидным недостатком FBDIMM является относительно большая задержка доступа, связанная с необходимостью взаимного преобразования интерфейсов DDR2 и LVDS.

Численные значения упомянутых выше параметров приведены в таблице 1.

Таблица 1 - Характеристики DDR2 и FBDIMM

DDR2

FBDIMM

Пропускная способность, Гб/с

6,4

9,6

Время доступа, нс

15

27

Объём, Гб

16

64

Число открытых страниц

32

128

Ширина интерфейса, сигнальные линии/ полная ширина

149/240

48/69

Остановимся более подробно на основном недостатке нового стандарта. Так как FBDIMM предполагает последовательную связь модулей друг с другом, для контроллера памяти меняется специфика арбитража при приёме данных по чтению. Напомним, что в стандарте DDR2 имеет место полудуплексная передача: все абоненты (максимум 4) подключаются к одной шине, и в каждый момент времени передача данных может осуществляться только одним абонентом и только в одном направлении, определяемом командой контроллера. В качестве абонента в данном случае рассматривается один чип памяти или несколько чипов, работающих в параллель (rank). При передаче команды от МС её одновременно получают все модули памяти, подключенные к шине.

Интерфейс FBDIMM устроен таким образом, что для связи с n-ым модулем сообщение проходит через предыдущие n-1 модулей, поскольку, как уже упоминалось, в FBDIMM нет общей шины, а только каналы «точка-точка», связывающие соседние модули в цепи. В результате, как при передаче команды, так и при получении считанных данных, возникает чётко определённая задержка, определяемая «расстоянием» от МС до модуля-обработчика, то есть количеством модулей-посредников между МС и модулем-обработчиком. При обращении в n-ый модуль запрос должен пройти насквозь через n предыдущих модулей (нумерация начинается с нуля), и, аналогично этому, считанные данные также проходят n модулей в обратном направлении. Задержка получения данных по чтению из n-го модуля рассчитывается следующим образом:

Tn = T0 + n · (Tbp_req + Tbp_data) (1)

где: T0 - время выполнения чтения из 0-го, ближайшего к контроллеру памяти, модуля;

Tbp_req - время прохождения адресной части запроса с входа AMB на выход при сквозной передаче;

Tbp_data - время прохождения считанных данных с входа AMB на выход при сквозной передаче.

Следовательно, задержка поступления данных в МС зависит от адреса или, что то же самое, от способа адресации в контроллере памяти. На операции записи данная особенность интерфейса FBDIMM влияния не оказывает, так как на выходе из контроллера памяти записываемые данные передаются в строгой последовательности, что исключает возникновение каких-либо коллизий и в дальнейшем, независимо от модуля назначения. Поскольку расчёт величины задержки чтения в большинстве случаев значительно усложняет схему МС, в стандарте FBDIMM предусмотрен режим работы с добавочной задержкой.

Установка соответствующего значения добавочной задержки позволяет контроллеру памяти получать данные по чтению из любого модуля с постоянной задержкой, зависящей от полной длины цепи последовательно соединённых модулей, то есть от числа модулей памяти в канале. В этом случае рассматриваемый модуль, получив данные от соседнего модуля, которые требуется передать в направлении контроллера памяти, помещает их во внутреннюю цепь сдвиговых регистров с управляемой длиной. Для использования данной техники требуется индивидуальная конфигурация каждого модуля и подстройка добавочной задержки в каждом модуле с учётом двух критериев: номера модуля в канале и быстродействия наиболее медленного модуля в канале. Очевидно, основным недостатком описанного режима является то, что скорость всех модулей в канале ограничивается скоростью наиболее медленного модуля, а также то, что увеличивается задержка чтения данных при увеличении числа модулей в канале.

Наряду с этим, модули FBDIMM поддерживают режим работы без внесения какой-либо дополнительной задержки. В этом случае слежение за тем, чтобы данные по чтению из разных модулей не наложились друг на друга, возлагается на контроллер памяти. Данная задача сводится к тому, чтобы в каждом такте определять условия выдачи очередного запроса в определённый модуль памяти. Ключевым моментом является тот факт, что время поступления данных по чтению из модуля памяти в контроллер однозначно определяется «расстоянием» до модуля (см. формулу (1)).

3. Конвейер с переменной глубиной

Для обеспечения арбитража запросов, направляемых в разные модули, предлагается устройство для автоматического расчёта задержки выполнения чтения из памяти, организованное в виде конвейера запросов на чтение с произвольной точкой входа, то есть с переменной глубиной (рис. 3).

Рис. 3. Конвейер запросов на чтение

Конвейер представляет собой цепь сдвиговых регистров, каждый из которых относится к определенному модулю FBDIMM и имеет ширину, равную ширине поля параметров В качестве параметров в данном случае может выступать служебная информация, характерная для конкретной системы, сопровождающая запрос на пути «процессор - контроллер памяти». Таким образом, полная длина конвейера определяется максимальным количеством модулей, поддерживаемых контроллером памяти. Сдвиг происходит каждый такт синхроимпульса контроллера памяти.

Конвейер действует следующим образом. При отправке очередного запроса сопровождающие его параметры заносятся в одну или несколько ячеек конвейера. Число занимаемых ячеек определяется размером считываемого блока данных. Номер первой занимаемой ячейки n в конвейере выбирается таким, чтобы при возвращении данных из памяти параметры, относящиеся к этим данным, оказались на выходе из конвейера. Далее, считанные данные в совокупности с параметрами выдаются запросчику (в систему).

Более подробно остановимся на том, как для очередного запроса на чтение коммутатор запросов определяет номер ячейки, в которую следует поместить параметры. Напомним, что организация канала FBDIMM представляет собой цепочку последовательно соединённых модулей, каждый из которых отвечает за некоторую область общей памяти канала. При обработке очередного запроса контроллер памяти определяет номер модуля n, в который надо отправить запрос, в зависимости от выбранной схемы адресации, как функцию от адреса: n = f(Address). Вид функции f, то есть тип интерливинга, выбирается отдельно для каждой системы, учитывая её предназначение, тип и объём установленной памяти, и не влияет на функционирование конвейера. В качестве примера можно рассмотреть:

f1(Addr) = Addr[7:5], f2(Addr) = {0, если 0 ? Addr < 1Gb; 1, если 1Gb ? Addr < 2Gb; …}

и т.д.

Время выполнения считывания из модуля с номером n определяется по формуле (1). Далее, учитывая частоту работы контроллера памяти, можно определить точку входа в конвейер Pn = Tn / Tcycle - такую, что время пребывания параметров запроса в конвейере равно времени выполнения считывания из n-го модуля. Если ячейка P оказывается занятой, контроллер памяти будет ждать, пока в конвейере на этом месте не возникнет свободное «окно» для выдачи данного запроса.

4. Применение конвейера переменной глубины в контроллерах памяти

Традиционный контроллер памяти

Адаптация простейшего контроллера памяти, выполняющего команды в порядке их поступления от процессора, к интерфейсу FBDIMM сводится к увеличению числа обслуживаемых страниц (FBDIMM позволяет устанавливать в один канал в 4 раза больше модулей, чем DDR2), а также введению дополнительной блокировки, помимо проверок на протокольные блокировки DDR2. Дополнительная блокировка состоит в проверке конвейера на наличие свободных ячеек с номерами, зависящими от адреса запроса (рис. 3).

Оптимизирующий контроллер памяти

Большего внимания заслуживает вариант оптимизирующего контроллера, описанного в [6], с интерфейсом FBDIMM. В этом случае проверка конвейера эквивалентна добавлению фильтра нового типа, пропускающего только те запросы, которые не вызовут коллизии данных с ранее выданными запросами. По сравнению с обычным контроллером памяти, оптимизирующий контроллер имеет возможность просматривать все запросы в своём буфере и выбирать на исполнение такую их последовательность, при которой заполняются все ячейки конвейера, а значит, используется вся пропускная способность интерфейса с памятью.

5. Расслоение памяти

Способ распределения обращений в модули памяти в зависимости от адреса (интерливинг) - задача для отдельного исследования. Очевидным является тот факт, что интерливинг будет зависеть в первую очередь от режима доступа в память в исполняемой задаче. В системах, ориентированных на потоковую обработку данных, можно воспользоваться простейшим типом интерливинга - крупноблочным. В этом случае всё адресное пространство канала делится на относительно большие последовательно расположенные куски, равные размерам соответствующих установленных модулей памяти. При последовательном доступе сначала будет использоваться наиболее ближний к контроллеру, 0-й модуль, затем 1-й, и т.д. Это позволяет использовать всю пропускную способность канала FBDIMM. Недостаток состоит в том, что такое расслоение памяти уменьшает эффективное число открытых страниц, фактически делая его равным числу страниц в одном модуле. В качестве альтернативного варианта интерливинга можно предложить «мелкое» расслоение, при котором номер модуля кодируется в младшей части адреса. Этот вариант больше подходит для задач с произвольным доступом и позволяет оперировать с максимальным числом страниц, в идеальном случае - со страницами всех имеющихся модулей. Недостаток такой схемы состоит в необходимости подстраивать выбор разрядов адреса, определяющих модуль, в соответствии с запускаемой задачей, что не всегда удобно, особенно в случае многозадачной/многопроцессорной системы. Номер модуля при этом может определяться не прямой комбинацией этих разрядов, а некоторой аналитической или табличной функцией соответствия. Более подробно эта проблема в данной статье не рассматривается.

6. Оценка производительности контроллера памяти с конвейером переменной глубины

Скорость исполнения задачи, интенсивно работающей с памятью, при фиксированной пропускной способности канала памяти зависит от степени использования этого канала. В отношении предложенного метода сокращения задержки в FBDIMM можно констатировать, что он не даст выигрыша для задач с последовательным доступом в память, например, задач потоковой обработки данных. Основной целью при использовании конвейера является сокращение среднего времени доступа в память для задач с произвольным доступом при мелком расслоении памяти между модулями, то есть в тех случаях, когда не работает конвейеризация исполнения запросов в модулях памяти. К примеру, это могут быть приложения, обрабатывающие базы данных.

Чтобы в качестве примера оценить целесообразность применения такого конвейера в конкретном проекте, проведём простой расчёт средней задержки доступа в память для конфигурации, в которой задействованы 8 одинаковых модулей памяти. Из изложенного выше следует, что время, затрачиваемое на чтение данных в режиме с постоянной задержкой, равно:

tconst = T0 + nmax · (Tbp_req + Tbp_data), nmax = 7 - номер последнего модуля.

Это время постоянно для любой операции чтения и равно среднему времени доступа в память t'avg = tconst. Для режима с переменной задержкой время доступа в модуль i можно представить как:

ti = T0 + i · (Tbp_req + Tbp_data), i = 0…7,

, pi - вероятность попадания запроса в i-й модуль.

Для упрощения задачи примем, что каждый последующий запрос от процессора с равной вероятностью адресуется в один из восьми модулей. Среднее время в этом случае равно:

.

Принимая Tbp_req = Tbp_data = 1 такт синхроимпульса контроллера, получаем:

t'avg = T0 + 14 тактов, t"avg = T0 + 7 тактов.

Во втором случае среднее время меньше на 14 тактов, что соответствует 35 ns (при использовании модулей DDR2-800), или 70 тактам процессора с частотой 2 ГГц.

Заключение

Стандарт FBDIMM изначально ориентирован на серверное применение, спецификой которого является работа с большим объёмом данных. Это в свою очередь приводит к некоторому компромиссу между общим объёмом оперативной памяти и скоростью её работы. В частности, отсюда следует, что приёмы доступа в память, используемые при работе с интерфейсом DDR2, должны быть некоторым образом модифицированы для нового стандарта. В данной статье рассмотрен один из механизмов, позволяющих значительно сократить среднее время доступа в память в высокопроизводительных комплексах, использующих оптимизирующие контроллеры. В качестве положительных сторон можно выделить универсальность, простоту реализации и адаптации к имеющимся проектам и небольшое количество затрачиваемого оборудования.

Литература

1. www.mcst.ru, www.ineum.ru

2. DDR2 SDRAM Specification. Revision JESD79-2B, JEDEC Solid State Technology Association, January 2005, http://www.jedec.org.

3. FBDIMM: Architecture and Protocol. Revision JESD206, JEDEC Solid State Technology Association, January 2007, http://www.jedec.org.

4. FBDIMM: Advanced Memory Buffer (AMB). Revision JESD82-20, JEDEC Solid State Technology Association, March 2007, http://www.jedec.org.

5. FBDIMM Specification: High Speed Differential PTP Link at 1.5V Revision JESD8-18, JEDEC Solid State Technology Association, September 2006, http://www.jedec.org.

6. Недбайло Ю.А., Шерстнёв А.Е. Оптимизация доступа к памяти в вычислительном комплексе «Эльбрус-3S» // Информационные технологии. - 2008. - № 11.

7. Шерстнёв А.Е. Исследование и разработка системного коммутатора и оптимизирующего контроллера оперативной памяти для системы-на-кристалле «ЭЛЬБРУС-3S». Магистерская диссертация. - 2008.

8. John Haas, Pete Vogt Fully-Buffered DIMM Technology Moves Interprise Platforms to the Next Level, Technology@Intel Magazine, March 2005, intel.com.

9. Howard David, Michael McTague Fully-Buffered DIMM (FB-DIMM) Design Considerations, Intel Developer Forum, February 2004.

10. Fully-Buffered DIMM (FB-DIMM) Server Memory Architecture: Capacity, Performance, Reliability, and Longevity, Intel Developer Forum, February 2004.

11. INTEL Fully Buffered DIMM Specification Addendum Rev0.9, INTEL corp., March 2006.

Размещено на Allbest.ru

...

Подобные документы

  • Современные модули памяти. Контроллер памяти некоторых чипсетов. Общая разрядность модуля. Варианты модуля 1 Гб PC2100 Registered DDR SDRAM. Двухканальный режим работы. Увеличение пропускной способности. Отличие модулей DDR2 от DDR. Корпуса BGA.

    презентация [1,9 M], добавлен 11.12.2013

  • Рынок карт памяти стандарта SD. Накопители стандарта SD как незаменимые "помощники" в сфере информации. Рост объема памяти и скорости передачи данных. Классы скорости, вид и размер карт памяти. Рейтинг карт памяти по разным техническим показателям.

    реферат [1,6 M], добавлен 05.06.2015

  • Классификация компьютерной памяти. Использование оперативной, статической и динамической оперативной памяти. Принцип работы DDR SDRAM. Форматирование магнитных дисков. Основная проблема синхронизации. Теория вычислительных процессов. Адресация памяти.

    курсовая работа [1,5 M], добавлен 28.05.2016

  • Улучшение параметров модулей памяти. Функционирование и взаимодействие операционной системы с оперативной памятью. Анализ основных типов, параметров оперативной памяти. Программная часть с обработкой выполнения команд и размещением в оперативной памяти.

    курсовая работа [99,5 K], добавлен 02.12.2009

  • Простейшая схема взаимодействия оперативной памяти с ЦП. Устройство и принципы функционирования оперативной памяти. Эволюция динамической памяти. Модуль памяти EDO-DRAM BEDO (Burst EDO) - пакетная EDO RAM. Модуль памяти SDRAM, DDR SDRAM, SDRAM II.

    реферат [16,1 K], добавлен 13.12.2009

  • Сравнительный анализ статической и динамической памяти. Быстродействие и потребление энергии статической памятью. Объем памяти микросхем. Временные диаграммы чтения и записи памяти. Микросхемы синхронной и асинхронной памяти. Режимы модулей памяти.

    презентация [114,2 K], добавлен 27.08.2013

  • Применение программы-имитатора динамического распределения оперативной памяти, выполнение ее на ОС Windows 7 в интегрированной среде. Разработка приложений с графическим интерфейсом Delphi XE3. Автоматическая загрузка, исполнение и добавление процессов.

    курсовая работа [284,7 K], добавлен 12.01.2015

  • История появления и развития оперативной памяти. Общая характеристика наиболее популярных современных видов оперативной памяти - SRAM и DRAM. Память с изменением фазового состояния (PRAM). Тиристорная память с произвольным доступом, ее специфика.

    курсовая работа [548,9 K], добавлен 21.11.2014

  • Объем двухпортовой памяти, расположенной на кристалле, для хранения программ и данных в процессорах ADSP-2106x. Метод двойного доступа к памяти. Кэш-команды и конфликты при обращении к данным по шине памяти. Пространство памяти многопроцессорной системы.

    реферат [28,1 K], добавлен 13.11.2009

  • Стратегии размещения информации в памяти. Алгоритмы распределения адресного пространства оперативной памяти. Описание характеристик модели и ее поведения, классов и элементов. Выгрузка и загрузка блоков из вторичной памяти. Страничная организация памяти.

    курсовая работа [708,6 K], добавлен 31.05.2013

  • Общая характеристика и функциональные особенности микросхем динамической памяти SDRAM, их классификация и типы, внутреннее устройство. Основные требования к конструкции корпусов. Отношение между тактовым сигналом и циклами передачи данных памяти RDRAM.

    презентация [277,4 K], добавлен 27.08.2013

  • Понятие и функциональные особенности запоминающих устройств компьютера, их классификация и типы, сравнительная характеристика: ROM, DRAM и SRAM. Оценка преимуществ и недостатков каждого типа оперативной памяти, направления и пути их использования.

    презентация [118,1 K], добавлен 20.11.2013

  • Методы расчета, схемотехнического проектирования и конструирования элементов и блоков ЦВМ. Разработка регистра, схемы записи и считывания из оперативной памяти. Применение макроопределений при моделировании устройств и построении принципиальных схем.

    курсовая работа [1,1 M], добавлен 12.02.2013

  • Хранение различной информации как основное назначение памяти. Характеристика видов памяти. Память типа SRAM и DRAM. Кэш-память или сверхоперативная память, ее специфика и области применения. Последние новинки разработок в области в оперативной памяти.

    презентация [2,1 M], добавлен 01.12.2014

  • Обобщение основных видов и назначения оперативной памяти компьютера. Энергозависимая и энергонезависимая память. SRAM и DRAM. Триггеры, динамическое ОЗУ и его модификации. Кэш-память. Постоянное запоминающее устройство. Флэш-память. Виды внешней памяти.

    курсовая работа [1,7 M], добавлен 17.06.2013

  • Создание программы, которая создает набор данных в динамической памяти компьютера и позволяет корректировать его. Описание программного комплекса. Обзор особенностей реализации программы с использованием модулей. Добавление данных в конец текущего набора.

    курсовая работа [455,2 K], добавлен 28.08.2017

  • Спецификатор класса памяти в объявлении переменной, ее область действия как часть программы или исходного модуля. Определение видимости переменных и функций в программе. Продолжительность жизни, виды моделей памяти. Передача параметров и массивов.

    лабораторная работа [62,2 K], добавлен 06.07.2009

  • Блок-схема, отражающая основные функциональные компоненты компьютерной системы в их взаимосвязи. Устройства ввода-вывода информации. Определение объема оперативной памяти. Применение карт памяти и flash-дисков для долговременного хранения информации.

    презентация [5,3 M], добавлен 28.01.2015

  • Обеспечение непосредственной связи контроллера прямого доступа к памяти (ПДП) и памяти микроЭВМ. Совместное использование шин системного интерфейса процессором и контроллером. Последовательность и алгоритм программирования контроллера прямого доступа.

    реферат [122,6 K], добавлен 13.11.2009

  • Средства создания динамических структур данных. Формат описания ссылочного типа. Структура памяти во время выполнения программы. Линейные списки, стек, очередь. Организация списков в динамической памяти. Пример создания списка в обратном порядке.

    лабораторная работа [788,2 K], добавлен 14.06.2009

Работы в архивах красиво оформлены согласно требованиям ВУЗов и содержат рисунки, диаграммы, формулы и т.д.
PPT, PPTX и PDF-файлы представлены только в архивах.
Рекомендуем скачать работу.