Цифровая схемотехника

Функциональная схема логической функции в базисе "и, или, не". Алгоритм и функциональная схема работы триггера в аналитической форме. Разработка преобразователя кода по схеме дешифратор-шифратор с шифратором, выполненным на матричной диодной схеме.

Рубрика Коммуникации, связь, цифровые приборы и радиоэлектроника
Вид контрольная работа
Язык русский
Дата добавления 27.02.2017
Размер файла 757,1 K

Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже

Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.

Размещено на http://www.allbest.ru/

Задача 1

Получить минимальную форму и построить принципиальную схему для четырехвходовой логической функции, заданной табл. 1. Для построения принципиальной схемы использовать только элементы И-НЕ: К155ЛА1 и К155ЛАЗ.

Таблица 1

Заданная логическая функция

N

X1

X2

X3

X4

Y

0

0

0

0

0

1

1

0

0

0

1

1

2

0

0

1

0

1

3

0

0

1

1

Ш

4

0

1

0

0

0

5

0

1

0

1

0

6

0

1

1

0

Ш

7

0

1

1

1

Ш

8

1

0

0

0

0

9

1

0

0

1

1

10

1

0

1

0

1

11

1

0

1

1

1

12

1

1

0

0

1

13

1

1

0

1

0

14

1

1

1

0

1

15

1

1

1

1

0

1) Заданный таблицей 1 логический алгоритм представлен ниже аналитически в дизъюнктивной совершенной нормальной форме:

В соответствии с заданной таблицей функция записывается в карту Карно.

Таким образом, заданная логическая функция имеет следующую минимальную форму:

Рисунок 2 Функциональная схема логической функции Yв базисе «И; ИЛИ; НЕ»

Рисунок 3 Схема модели логической функции Y записанной в базисе «И; ИЛИ; НЕ»

Рисунок 4 Функциональная схема логической функции Yв базисе «И-НЕ»

Рисунок 5 Схема модели логической функции Y записанной в базисе «И-НЕ»

Рисунок 6 Принципиальная схема логический элементов И-НЕ серий К155ЛА1 и К155ЛА3

Задача 2

Найти алгоритм работы триггера в аналитической форме и построить функциональную схему триггера в соответствии с вариантом.

Базис для реализации: И-НЕ.

Тип триггера -триггер асинхронный.

Рисунок 7 RS-триггер

1) Таблица переходов асинхронноготриггера приведена ниже.

Таблица 2

Таблица переходов асинхронного триггера

N

S

Qt

Qt+1

0

0

0

0

0

1

0

0

1

1

2

0

1

0

0

3

0

1

1

0

4

1

0

0

1

5

1

0

1

1

6

1

1

0

Ш

7

1

1

1

Ш

2) Полученный на основании таблицы 2 алгоритм работы триггера минимизированный с помощью карты Карно представлен ниже, аналитически в дизъюнктивной совершенной нормальной форме:

Рисунок 8 Карта Карно для функции Qt

Таким образом, алгоритм работы триггера имеет следующую минимальную форму:

Функциональная схема логического алгоритма Qt реализованного в базисе «И - НЕ» приведена на рисунке 9.

Рисунок 9 Функциональная схема логического алгоритма Qt реализованного в базисе «И-НЕ»

Задача 3

Разработать триггер по MS'-схеме на элементах ИЛИ - НЕ для реализации функции. Построить и нарисовать схемы.

Таблица 3

Заданная логическая функция

X1

X2

Qt+1

0

0

0

0

1

1

0

1

1

1

0

1) Выбираем базовую структуру триггера, на основе которой будет синтезирована система управления (СУ) заданного триггера.

Базовая структура триггера показана на рисунке 10.

Рисунок 10 Базовая структура триггера

Таблица 4

Таблица переходов заданного триггера

N

S

R

Qt

Qt+1

0

0

0

0

0

1

0

0

0

1

2

0

0

1

0

3

0

0

1

1

4

0

1

0

0

5

0

1

0

1

6

0

1

1

0

7

0

1

1

1

2) Строим полную таблицу переходов заданного триггера по данным своего варианта с учетом структуры и типа логических элементов. Помимо Выхода Qt+1 в таблице определяются также значения функций возбуждения ш1 и ш2.

Таблица 4

Таблица переходов заданного триггера

N

C

X1

X2

Qt

Qt+1

Ш1

Ш2

0

0

0

0

0

0

0

Ш

1

0

0

0

1

0

0

1

2

0

0

1

0

1

1

0

3

0

0

1

1

0

0

1

4

0

1

0

0

1

1

0

5

0

1

0

1

1

Ш

0

6

0

1

1

0

0

0

Ш

7

0

1

1

1

0

0

1

8

1

0

0

0

0

0

Ш

9

1

0

0

1

0

0

1

10

1

0

1

0

1

1

0

11

1

0

1

1

0

0

1

12

1

1

0

0

1

1

0

13

1

1

0

1

1

Ш

0

14

1

1

1

0

0

0

Ш

15

1

1

1

1

0

0

1

3) С помощью карт Карно находим минимальную форму функций ш1 и ш2.

Рисунок 11 Карта Карно для функций ш1

Рисунок 12 Карта Карно для ш2

для ш1:

для ш2:

4) Полученные функции приводятся к виду, удобному для реализации в базисе ИЛИ-НЕ и в соответствии с полученными функциями и базовой схемой MS-триггера строится схема триггера (рисунок 13).

Рисунок 13 Схема заданного триггера

Проверяем моделированием в MATLAB/Simulink.

Схема модели заданного триггера записанной в базисе «ИЛИ-НЕ» представлена на рисунке 14.

Рисунок 14 Схема модели заданного триггера

Вывод: Результаты моделирования показали правильность работы схемы, что говорит об адекватности построенной модели.

триггер логический дешифратор преобразователь

Задача 4

Разработать преобразователь кода (ПК) по схеме дешифратор-шифратор с шифратором, выполненным по матричной диодной схеме. Устройство предназначено для преобразования входных функций, заданных в табл. 5, в соответствующие им выходные при условии, что входные функции заданы двоичным четырехразрядным кодом, выходные - двоичным пятиразрядным кодом, а диапазон изменения параметра составляет (0…1)р/2 с дискретностью x=0.1.

Таблица 5

Входные и выходные функции

Номер варианта

Входная функция

Выходная функция

1

1) Определяем дискретные значения входной функции при равномерной дискретизации с шагом 0,1 при изменении x от 0 до 1. Полученные данные переводим в двоичный четырехразрядный код, для чего каждое из полученных значений функции умножаем на (24 - 1). Результат округляется до ближайшего целого десятичного числа, которое записываем в двоичном четырехразрядном коде. Результаты заносим в таблицу 6. Следует заметить, что входная функция должна быть ограничена числом 15.

Таблица 6

Дискретные значения входной функции

Входная функция

Равномерная дискретизация с шагом 0,1

Умножение на (24 - 1)

Округлен-ные значения

Двоичный четырехразрядный код

0

15

15

1111

0,1

13,569

14

1110

0,2

9,825

10

1010

0,3

5,183

5

0101

0,4

1,43

1

0001

0,5

0

0

0000

0,6

1,43

1

0001

0,7

5,183

5

0101

0,8

9,825

10

1010

0,9

13,569

14

1110

1

15

15

1111

2) Определяем дискретные значения выходной функции при равномерной дискретизации с шагом 0,1 при изменении x от 0 до 1. Полученные данные переводим в двоичный пятиразрядный код, для чего каждое из полученных значений функции умножаем на (25 - 1). Результат округляется до ближайшего целого десятичного числа, которое записываем в двоичном пятиразрядном коде. Результаты заносим в таблицу 7. Следует заметить, что входная функция должна быть ограничена числом 31.

Таблица 7

Дискретные значения выходной функции

Выходная функция

Равномерная дискретизация с шагом 0,1

Умножение на (25 - 1)

Округленные значения

Двоичный пятиразрядный код

0

0

0

00000

0,1

9,579

10

01010

0,2

18,221

18

10010

0,3

25,079

25

11001

0,4

29,482

29

11101

0,5

31

31

11111

0,6

29

11101

0,7

25

11001

0,8

18

10010

0,9

10

01010

1

0

00000

Строим схему преобразователя кодов. Для этого используется дешифратор 4x16, выходные шины 0…15 которого с помощью диодов соединены с пятью выходными шинами преобразователя ПК в соответствии с полученными в результате выполнения пунктов 1 и 2 кодами входной и выходной функций. При этом двоичный четырехразрядный код входной функции на каждом из наборов определяет номер выходной шины дешифратора, а соответствующий ему пятиразрядный код - узлы соединения выходной шины о соответствующей разрядной шиной ПК. Выходная шина дешифратора и выходные шины преобразователя соединяем с помощью диодов только тех разрядов, где код выходного пятиразрядного двоичного числа равен единице. Этот вариант построения ПК показан на рисунке 15.

Рисунок 15 Преобразователь кода

Задача 5

Разработать на основе микросхемы К155ИЕ7 делитель частоты последовательности импульсов, работающий с двоичными кодами, с коэффициентом деления Кдел, заданным вариантом, построить и нарисовать схему и определить максимальную частоту поступления входных импульсов fmax.

1) Выбираем Кдел = 2783

2) Определяем необходимую разрядность двоичного счетчика для построения делителя с заданным Кдел:

где квадратные скобки означают округленное до ближайшего целого десятичное число.

3) Определяем число корпусов микросхем, необходимых для построения делителя:

,

где m - число разрядов одной микросхемы.

4) Определяем максимальный коэффициент деления счетчика с числом разрядов n:

5) Определяем число, которым необходимо дополнить счетчик-делитель для получения заданного коэффициента деления:

6) Переведем число M в двоичный код MДВ =101001000010.

7) Рисуем схему делителя, соединяя последовательно N микросхем К155ИЕ7 и подавая на параллельные входы число M. Входы управления С подключаем через инвертор к выходу переполнения старшего разряда (рисунок 16).

8)

Рисунок 16 Делитель частоты последовательных импульсов

Размещено на Allbest.ru

...

Подобные документы

  • Таблица истинности, функции алгебры логики разрабатываемого цифрового автомата. Функциональная логическая схема устройства. Минимизация функции алгебры логики, представление ее в базисе "И-НЕ". Функциональная схема минимизированных функций Y1 и Y2.

    контрольная работа [2,1 M], добавлен 22.10.2012

  • Функциональная схема синтезатора частот. Электрический расчёт автогенератора. Выбор транзистора. Определение амплитуды напряжения на нагрузке коллекторной цепи. Расчет насыщенного симметричного триггера, построенного по типовой схеме мультивибратора.

    контрольная работа [409,2 K], добавлен 12.10.2013

  • Функциональная и электрическая схемы, алгоритм работы устройства сложения с накоплением суммы. Выбор серии ИМС. Пояснения к принципиальной и функциональной электрической схеме. Временные диаграммы. Разработка и расчет печатной платы, схемы монтажа.

    курсовая работа [117,8 K], добавлен 08.06.2008

  • Структурная схема системы передачи данных. Принципиальная схема кодера и декодера Хэмминга 7,4 и Манчестер-2, осциллограммы работы данных устройств. Преобразование последовательного кода в параллельный. Функциональная схема системы передачи данных.

    курсовая работа [710,0 K], добавлен 19.03.2012

  • Анализ современного состояния научно-технического уровня по тематике проектирования. Графическое обозначение коммутатора К590КН6 на схеме электрической принципиальной. Функциональная схема коммутатора аналогового сигнала. Расчет на структурном уровне.

    курсовая работа [1,8 M], добавлен 07.11.2012

  • Основные способы реализации преобразователей кодов. Структурная схема преобразователя двоичного кода, описание работы ее составных элементов: DIP-переключателей, семисегментного индикатора с дешифратором. Основы моделирования схемы в среде Quartus II.

    контрольная работа [414,9 K], добавлен 31.07.2010

  • Понятие и сущность кодирования информации, его применение. Проектирование цифрового устройства для передачи сообщения через канал связи, разработка задающего генератора, делителя частоты и преобразователя кода. Функциональная схема управления автомата.

    курсовая работа [956,5 K], добавлен 12.02.2013

  • Разработка блока управления турникетом общественного транспорта с функциями ограничения прохода людей и преграждения пути перед теми, кто не прошел авторизацию. Функциональная спецификация, структурная схема и алгоритм программы. Выбор элементной базы.

    курсовая работа [1,2 M], добавлен 26.12.2013

  • Функциональная спецификация и преимущества термометрического датчика. Структурная схема микроконтроллера РIС16F84A. Алгоритм работы программы, описание функциональных узлов, выбор элементной базы и принципиальная схема терморегулятора для аквариума.

    курсовая работа [4,7 M], добавлен 27.12.2009

  • Разработка электрической принципиальной и функциональной схемы генератора. Обоснование выбора схем блока вычитания и преобразователя кодов. Функциональная схема генератора последовательности двоичных слов. Расчет конденсаторов развязки в цепи питания.

    курсовая работа [1,7 M], добавлен 14.09.2011

  • Количество поверочных элементов. Выбор образующего полинома. Построение матрицы синдромов для однократной ошибки. Схема кодера циклического кода. Оценка вероятности обнаруживаемой ошибки на выходе системы передачи. Алгоритм построения дешифратора.

    контрольная работа [3,6 M], добавлен 03.12.2010

  • Функциональная схема автоматизации, графические условные обозначения приборов. Описание работы промышленного манипулятора. Преобразователи "положение-код", "скорость-код", "сопротивление-код". Типовая схема подключения оптопары. Разработка интерфейса.

    курсовая работа [1,4 M], добавлен 23.03.2012

  • Характеристика системы беспроводного удаленного доступа в телефонную сеть (WLL): функциональная схема радиосвязи, устройство и принцип работы станционного полукомплекта. Технические характеристики и схемотехника передающего устройства абонентской станции.

    дипломная работа [2,9 M], добавлен 08.06.2012

  • Принцип работы кодового замка. Проектирование кодового замка с возможностью звуковой сигнализации при попытке подбора кода, на базе микроконтроллера с архитектурой MCS-51. Функциональная схема устройства, составление программы для микроконтроллера.

    курсовая работа [3,2 M], добавлен 14.11.2010

  • Область применения, принципы работы и основные компоненты автосигнализации. Обобщенная, функциональная, структурная схема построения и управления автосигнализацией. Схема подключения для реализации функции постановки на охрану при запущенном двигателе.

    курсовая работа [3,8 M], добавлен 18.05.2011

  • Изучение полного дешифратора с прямыми и инверсионными выходами. Общая схема организации контроля по четности. Преобразователь кода Грея в двоичный код. Синтез логической схемы одноразрядного арифметического полного сумматора на основе мультиплексоров.

    реферат [28,9 K], добавлен 24.12.2010

  • Алгоритм работы аналого-цифрового преобразователя. USB программатор, его функции. Расчет себестоимости изготовления стенда для исследования преобразователя. Схема расположения компонентов макетной платы. Выбор микроконтроллера, составление программы.

    дипломная работа [3,2 M], добавлен 18.05.2012

  • Функциональная спецификация и структурная схема электронных автомобильных часов-термометра-вольтметра. Разработка алгоритма работы и принципиальной электрической схемы. Получение прошивки программы для памяти микроконтроллера в результате ассеблирования.

    курсовая работа [2,0 M], добавлен 26.12.2009

  • Составление структурной схемы автомата. Выбор элементной базы. Функциональная схема автомата. Задающий генератор и делитель частоты. Преобразователь параллельного кода в последовательный. Формирователь стартовых импульсов. Кодирование и минимизация.

    курсовая работа [3,0 M], добавлен 07.02.2013

  • Эквивалентная схема измерения температуры с использованием термопреобразователя сопротивления. Функциональная схема измерительного преобразователя. Расчет и выбор схемы источника опорного напряжения. Настройка схемы ИП в условиях комнатной температуры.

    курсовая работа [2,3 M], добавлен 29.08.2013

Работы в архивах красиво оформлены согласно требованиям ВУЗов и содержат рисунки, диаграммы, формулы и т.д.
PPT, PPTX и PDF-файлы представлены только в архивах.
Рекомендуем скачать работу.