Интегральные схемы цифровых счётчиков с параллельным переносом
Проверка счётчика в режиме счёта с предварительной записью исходного числа. Описание работы счетчика, принцип работы суммирующего, вычитающего, реверсивного счётчика. Характеристика параллельного формирования сигнала переноса во всех разрядах счётчик.
Рубрика | Коммуникации, связь, цифровые приборы и радиоэлектроника |
Вид | лабораторная работа |
Язык | русский |
Дата добавления | 24.04.2017 |
Размер файла | 120,4 K |
Отправить свою хорошую работу в базу знаний просто. Используйте форму, расположенную ниже
Студенты, аспиранты, молодые ученые, использующие базу знаний в своей учебе и работе, будут вам очень благодарны.
Размещено на http://www.allbest.ru/
Исследование цифровых счётчиков
Цель работы: закрепить теоретические знания о счётчиках. Научится исследовать интегральные схемы счётчиков с параллельным переносом.
Используемое оборудование и средства: Макет счетчика ИС К155ИЕ6, осциллограф, источник питания, генератор импульсов.
Методические указания: работа выполняется студентами за два часа аудиторных занятий.
КРАТКИЕ ТЕОРЕТИЧЕСКИЕ СВЕДЕНИЯ
Цифровым счётчиком импульсов называют последовательностный цифровой узел, который осуществляет счёт поступающих на его вход импульсов. Результат счёта формируется счётчиком в заданном коде и может храниться необходимое время.
Счётчики строят на Т-триггерах и TV-триггерах с применением при необходимости логических элементов в цепях межразрядных связей. Количество триггеров N должно быть таким, чтобы множество внутренних состояний счётчика 2N было не меньше максимального числа импульсов, которое должно быть посчитано. С приходом очередного счётного импульса изменяется состояние счётчика, которое в заданном коде отображает результат счёта. Если количество счётных импульсов не ограничивать, то счётчик будет работать в режиме деления их числа на коэффициент (модуль) счёта Ксч, равный 2N . Через каждые 2N импульсов он будет возвращаться в начальное состояние и снова считать импульсы. Если необходимый коэффициент счёта не равен 2N, применяют различные способы сокращения числа внутренних состояний счётчика.
Таблица 10.5.1
Номер состояния |
Q3 |
Q2 |
Q1 |
|
0 1 2 3 4 5 6 7 |
0 0 0 0 1 1 1 1 |
0 0 1 1 0 0 1 1 |
0 1 0 1 0 1 0 1 |
(а)
(б)
Рис.10.5.1. Счётчик с последовательным переносом а) функциональная схема б) условное обозначение
Счётчики можно классифицировать по ряду признаков. По направлению счёта их делят на суммирующие (с прямым счётом), вычитающие (с обратным счётом) и реверсивные. По способу организации переноса различают счётчики с последовательным, параллельным и комбинированным (параллельно-последовательным) переносом.
Рассмотрим пример реализации трёхразрядного суммирующего счётчика в коде 4-2-1 с последовательным переносом. Порядок смены состояний счётчика задан табл.10.5.1. Как следует из таблицы, с приходом очередного счётного импульса к содержимому счётчика прибавляется единица. При этом увеличивается на единицу номер состояния, являющийся десятичным эквивалентом соответствующего данному состоянию двоичного числа.
Изменение состояния каждого последующего разряда происходит при изменении состояния предыдущего разряда от 1 к 0. Это означает, что всякий раз, когда данный триггер в счётчике переходит из состояния 1 в состояние 0, на его выходе должен формироваться сигнал переноса, вызывающий срабатывание следующего триггера. Если же данный триггер переходит из 0 в 1, то сигнала переноса на его выходе не должно быть. Из табл.10.5.1 также следует, что триггер первого, самого младшего разряда, должен менять своё состояние каждый раз с приходом очередного счётного импульса, а триггер каждого последующего разряда - вдвое реже триггера предыдущего разряда.
Описанные порядок смены состояний счётчика и характер процесса их установления могут быть реализованы, если счётчик будет построен на последовательно соединённых Т-триггерах. Каждый последующий разряд при этом будет переключаться сигналом переноса, формируемым на выходе предыдущего разряда. Счётные импульсы должны быть поданы на вход триггера самого младшего разряда. Счётчики, построенные таким образом, получили название счётчиков с последовательным переносом. Пример трёхразрядного счётчика на Т-триггерах двухступенчатой структуры приведён на рис.10.5.1. Для установки исходного состояния служит шина «Уст.0», в которой объединены R-входы всех триггеров. Нулевое состояние триггеров устанавливается подаваемым по этой шине положительным импульсом напряжения между уровнями 0 и 1. На левом поле условного графического обозначения счётчика (рис.10.1,б) показано, что его входом является Т1 вход первого разряда, а на правом поле указан «вес» каждого разряда.
Вычитающий счётчик с последовательным переносом имеет обратный порядок смены состояний: с приходом очередного счётного импульса содержащееся в счётчике число уменьшается на единицу (табл.10.5.2).
Другая особенность вычитающего счётчика - триггер каждого последующего разряда переключается в противоположное состояние при изменении уровня на выходе триггера предыдущего разряда от 0 к 1, т.е. при сигнале займа, обратном сигналу переноса в суммирующем счётчике. Строится вычитающий счётчик так же, как суммирующий, но с тем отличием, что со входом каждого последующего триггера в отличие от рис.10.5.1 соединяется инверсный выход предыдущего триггера.
Из работы трёхразрядного счётчика следует, что в наихудшем случае новое его состояние устанавливается с задержкой, равной утроенной задержке переключения одного триггера, что вызвано последовательным во времени распространением сигнала переноса через все разряды счётчика. Таким образом, в счётчике с последовательным переносом неэффективно используется быстродействие триггеров, особенно при большом числе разрядов. В этом состоит существенный недостаток счётчиков с последовательным переносом, из-за которого область их применения ограничивается цифровыми устройствами с небольшим числом разрядов и невысоким быстродействием.
Таблица 10.5.2
Номер Состояния |
Q3 |
Q2 |
Q1 |
|
0 1 2 3 4 5 6 7 |
0 0 0 0 1 1 1 1 |
0 0 1 1 0 0 1 1 |
0 1 0 1 0 1 0 1 |
Рис.10.5.2 Счётчик на T-триггерах
Один из широко применяемых способов ускорения переноса в счётчике основан на введении логических элементов, с помощью которых достигается возможность одновременного (параллельного) формирования сигнала переноса для всех разрядов. Для реализации этого способа применяют TV-триггеры. На Т-входы всех триггеров одновременно подаются счётные импульсы, а на V-вход каждого триггера поступает сигнал переноса, формируемый логической схемой в виде уровня 1. Триггеры, на V-входе которых имеется сигнал переноса, одновременно переключаются с приходом очередного счётного импульса, и, таким образом, устанавливается новое состояние счётчика. Для определения вида цепи переноса обратимся к уже рассмотренной табл.10.5.1.
Рис.10.5.3 Счётчик на JK- триггерах
Из неё следует, что первый разряд, как и в счётчике с последовательным переносом, должен быть построен на Т-триггере. Если применяется TV -триггер, то его V-вход следует соединить с Т-входом.
Второй триггер перебрасывается в противоположное состояние счётным импульсом при наличии 1 на выходе первого триггера, а третий триггер перебрасывается при наличии 1 на выходах двух предыдущих триггеров. Обобщая эту закономерность на случай N-разрядного счётчика, получим, что каждый последующий триггер должен переключиться под воздействием счётного импульса при наличии 1 на выходах всех предыдущих триггеров. Следовательно, для формирования сигнала переноса в каждый разряд счётчика необходимо включить элемент «И» соединить его входы с прямыми выходами всех предыдущих разрядов, а выход - с V-входом триггера данного разряда. Пример суммирующего счётчика с параллельным переносом на TV -триггерах приведён на рис.10.5.2. Быстродействие этого счётчика выше, чем счётчика с последовательным переносом, поскольку оно равно быстродействию переноса одного разряда. Недостаток - необходимость включения в схему элемента. И с нарастающим от разряда к разряду числом входов. Это нарушает регулярность структуры и ограничивает возможность наращивания его схемы. Частично этот недостаток можно устранить при использовании триггеров с входной логикой.
Многие серии микросхем содержат JK-триггеры с входной логикой. Для преобразования JK-триггера в TV-триггер необходимо объединить входы J и К в один, это и будет V-вход. У триггера с тремя конъюнктивно связанными J-входами и тремя конъюнктивно связанными К-входами могут быть образованы, следовательно, три конъюнктивно связанные V-входа. При реализации счётчика на таких триггерах исключаются дополнительные логические элементы в цепях переноса. Однако ограничение в числе разрядов остаётся. На таких триггерах можно построить лишь четырёхразрядный счётчик (рис.10.5.3). цифровой счетчик разряд реверсивный
Вычитающий счётчик с параллельным переносом строится так же, как и суммирующий, но сигналы переноса снимаются с инверсных относительно используемых в суммирующем счётчике выходов триггеров.
Рис.10.5.4. Реверсивный счётчик на TV-триггерах
Реверсивный счётчик, объединяющий возможности суммирующего и вычитающего, строится таким образом, чтобы обеспечивалось управление направлением счёта с помощью сигналов разрешения на реализацию операций сложения Сc и вычитания Св. Поэтому его схема содержит дополнительную комбинационную часть, выполняющую указанную функцию.
Нередко счётчики с параллельным переносом, выпускаемые в виде микросхем, имеют помимо основных выходов дополнительные, как это показано, например, на рис.10.5.4. На одном из выходов, обозначенном «>15», сигнал 1 появляется при заполнении счётчика единицами, т.е. когда он перешёл в состояние с номером 15. Следовательно, на этом выходе формируется сигнал переноса в следующий счётчик. На другом выходе, обозначенном «< 0», сигнал появляется при заполнении счётчика нулями и является сигналом займа в следующий счётчик в режиме вычитания.
Реверсивный счётчик можно построить и на Т-триггерах (рис.10.5.5). Как и в рассмотренном ранее суммирующем счётчике, счётные импульсы поступают на Т-вход триггера через логические элементы только в том случае, если на логических элементах имеются сигналы разрешения с выходов предыдущих разрядов.
В счётчике на рис.10.5.5,а для счётных импульсов предусмотрены два входа. Если счётчик должен работать в режиме прямого счёта, импульсы следует подавать на вход «+1», в режиме обратного счёта - на вход «-1». При использовании такого счётчика в качестве, реверсивного с одним источником импульсов необходимо предусмотреть внешнее устройство коммутации счётных импульсов на суммирующий «+1» либо на вычитающий «-1» входы. Вариант такой коммутирующей приставки к счётчику приведён на рис.10.5.6. При подаче положительных импульсов на S-вход RS-триггера на его прямом выходе установится единичный уровень, который откроет элемент 1 для счётных импульсов Co. Счётчик будет работать в режиме сложения. Если подать положительный импульс на R-вход триггера, откроется для счётных импульсов элемент 2, и счётчик будет работать в режиме вычитания.
(а)
(б)
Рис.10.5. Реверсивный счётчик на Т-триггерах:
а-функциональная схема
б-схема управления направлением счёта
Задания на подготовку к работе
1. Изучить принцип работы суммирующего счётчика.
2. Изучить принцип работы вычитающего счётчика.
3. Изучить принцип работы реверсивного счётчика.
4. Изучить порядок выполнения работы и подготовить необходимые схемы и таблицы.
Контрольные вопросы
1. Что такое счётчик.
2. Какого типа бывают счётчики.
3. Как создаются счётчики с коэффициентом счёта, не кратным 2?
4. Поясните принципы построения суммирующего и вычитающего счётчиков по табл.10.5.1 и табл.10.5.2.
5. Как реализуется параллельное формирование сигнала переноса во всех разрядах счётчика?
6. Поясните построение и работу реверсивного счётчика.
7. Как функционируют выводы ">15" и "<0" реверсивного счётчика, каково их практическое применение?
Порядок выполнения работы
1. Изучите макет счетчика.
Схема макета приведена на рис.10.5.6.
В неё входят: реверсивный двоично-десятичный счетчик К155ИЕ6, датчик логических сигналов(Лог.1 соответствует 5В, а Лог.0 - корпусу), генератор импульсов с регулировкой частоты следования импульсов (R), блок индикации (светодиоды ЛН1-ЛН6).
Работа счетчика описывается таблица истинности (табл. 10.5.3).
Рис.10.5.6 Реверсивный двоично-десятичный счётчик К155ИЕ6
Работа счетчика описывается таблицей истинности (табл.1).
Таблица 10.5.3
Режимы работы |
Входы |
Выходы |
||||||||||
R |
CU |
CD |
D0 |
D1 |
D2 |
D3 |
Qi |
|||||
Сброс |
1 |
x |
x |
x |
x |
x |
x |
x |
||||
1 |
x |
x |
x |
x |
x |
x |
x |
|||||
Предварительная запись исходного числа |
0 |
0 |
x |
0 |
0 |
0 |
0 |
0 |
||||
0 |
0 |
x |
1 |
0 |
0 |
0 |
0 |
|||||
0 |
0 |
0 |
x |
1 |
x |
x |
1 |
|||||
0 |
0 |
1 |
x |
1 |
x |
x |
1 |
|||||
Счёт на увеличение |
0 |
1 |
^ |
1 |
x |
x |
x |
x |
||||
Счет на уменьшение |
0 |
1 |
1 |
^ |
x |
x |
x |
x |
Здесь:
R -обнуление(сброс) счетчика;
R - обнуление (сброс) счетчик (датчик логических сигналов);
- инверсный вход разрешения предварительной записи исходного числа;
CU - счетное увеличение (положение Г1 переключателя П8);
CD - счетное уменьшение (положение Г2 переключателя П8);
Di - входы для предварительной записи исходного вещества;
R - регулировка частоты следования синхроимпульсов (генератор импульсов);
Qi - выходы индикации счета;
- индикация выполнения (сигнал переноса);
- индикация перевыполнения (сигнал заема);
2. Проверка счётчика в режиме счёта.
Включите источник постоянного напряжения и установите значение напряжения 5В, подключите к нему макет.
Для обнуления счетчика перевидите П1 в положение Лог.1 и обратно в положение Лог.0. П2 должен находится в положении Лог.1.
Для прямого счета установите на генераторе импульсов П8 в положения Г1 (для обратного счета Г2), а R в крайнее левое положение. Нажмите и отпустите кнопку ПУСК, в результате чего моргнет зеленый индикатор, значит, вы подали на счетный вход +1 (-1) счетный импульс. Загорится индикатор ЛН1.
Таким образом подавая счетные импульсы, регистрируйте результаты счета по индикаторам ЛН1 - ЛН4 и ЛН5,ЛН6.
3. Проверка счётчика в режиме счёта с предварительной записью исходного числа.
Обнулите счётчик. Для этого П2 переведите в положении Лог.0.
Переключателями П6-П3 установите требуемое число (от 1 до 10). Переключатель П2 верните в прежние положение Лог.1. Теперь вы можете начинать счет с загруженного числа нажимая кнопку ПУСК в прямом (П8 в положении Г1) и обратном (П8 в положении Г2) направлении (см. пункт 2.Проверка счётчика в режиме счёта). Счёт наблюдайте по индикаторам ЛН1 - ЛН4 и ЛН5,ЛН6.
Размещено на Allbest.ru
...Подобные документы
Классификация счётчиков электронных импульсов. Составление таблицы функционирования счетчика, карт Карно, функций управления входов для триггеров. Выбор типа логики, разработка принципиальной схемы и блока индикации, временная диаграмма работы счётчика.
контрольная работа [130,9 K], добавлен 10.01.2015Понятие и назначение счетчика, его параметры. Принцип построения суммирующего и вычитающего счетчика. Универсальность реверсивного счетчика. Счетчики и делители с коэффициентом пересчета, отличным от 2n. Счетчики со сквозным переносом (разные триггеры).
реферат [2,0 M], добавлен 29.11.2010Эквивалентное преобразование электрических схем. Расчёт транзисторных схем. Факторы схемотехнической реализации счетчика. Проектирование JK-, T-триггеров и четырехразрядного счётчика. Исследование схемы счетчика на сложение с последовательным переносом.
контрольная работа [1,5 M], добавлен 13.06.2012Выбор типа триггера, характеристика принципа его действия. Четырёхразрядный счетчик со сквозным переносом, разработка и выбор его схемы. Выбор ИМС, с помощью которых реализуется счётчик. Принципиальная схема ИМС, её описание и основные параметры.
курсовая работа [318,7 K], добавлен 14.11.2011Структурная схема дискретного устройства. Основное назначение делителя частоты. Синтез счётчика с параллельным переносом и коэффициентом счёта. Генератор прямоугольных импульсов. Реализация преобразователя кодов на базе программируемо-логических матриц.
курсовая работа [5,6 M], добавлен 22.01.2016Описание схемы триггера. Представление предела счёта в двоичной системе счисления. Десятичный JK-триггер. Определение времени регистрации. К 155 ИЕ 2 как четырёхразрядный десятичный асинхронный счётчик пульсаций, его работа, внутренняя схема микросхемы.
реферат [127,2 K], добавлен 26.01.2015Принцип работы и характеристика интегральных схем. Разработка модуля реверсивного счетчика с применением микросхем современных серий. Принципиальная схема модуля; расчет динамических параметров, потребляемой мощности, надежности; конструкция устройства.
курсовая работа [171,3 K], добавлен 25.11.2013Предназначение цифровой электронной техники и ее развитие. Принцип действия и классификация счётчиков, разработка принципиальной схемы. Составление структурной и функциональной схемы счётчика. Характеристика простейших одноразрядных счетчиков импульсов.
курсовая работа [409,9 K], добавлен 26.05.2010Подсчет числа сигналов, поступающих на вход реверсивного счетчика, фиксации числа в виде кода, хранящегося в триггерах. Разработка структурной и функциональной схем счетчика, выбор элементной базы устройства. Электрические параметры микросхемы КР1533.
курсовая работа [670,1 K], добавлен 07.01.2014Интегральная микроэлектроника как элементная база дискретной техники. Применение биполярных и полевых транзисторов в качестве активных элементов цифровых микросхем. Выбор и обоснование структурной схемы суммирующего двоично-десятичного счетчика импульсов.
курсовая работа [702,9 K], добавлен 04.06.2010Анализ и синтез асинхронного счетчика с КСЧ=11 в коде 6-3-2-1 и с типом триггеров JJJJ, его назначение, разновидности и технические характеристики. Пример работы суммирующего счетчика. Синтез JK–триггера (устройства для записи и хранения информации).
курсовая работа [2,4 M], добавлен 25.07.2010Основные характеристики счетчиков. Микроконтроллер в пошаговом режиме работы и в режиме внешнего доступа. Структуры микроконтроллеров серии 1816 и их системы команд. Работа двоичного счетчика с последовательным переносом на примере микросхемы 155ИЕ5.
реферат [172,1 K], добавлен 29.09.2012Структурная схема и принцип действия разрабатываемого проекта. Разработка объединённой таблицы истинности. Расчёт генератора импульсов, многоразрядного счётчика, схемы формирования импульса записи, выходных регистров памяти, схемы сброса по питанию.
курсовая работа [959,1 K], добавлен 09.12.2013Технические характеристики цифрового компаратора. Описание цифровых и аналоговых компонентов: микросхем, датчиков, индикаторов, активных компонентов, их условные обозначения и принцип работы. Алгоритм работы устройства, структурная и принципиальная схемы.
курсовая работа [1023,2 K], добавлен 29.04.2014Способы определения дифференциальных параметров транзисторов. Этапы расчета параметров эквивалентной схемы биполярного транзистора. Особенности разработки принципиальных электрических схем параллельного и последовательного суммирующих счетчиков.
контрольная работа [736,4 K], добавлен 28.03.2013Понятие и виды ионизирующего излучения. Приборы, измеряющие радиационное излучение, и принцип работы счётчика Гейгера. Основные узлы и структурная схема прибора. Выбор и обоснование элементной базы. Проектирование принципиальной схемы в САПР OrCAD.
дипломная работа [1,5 M], добавлен 30.04.2014Определение параметров транзистора по его статическим характеристикам. Построение комбинационной логической схемы на электромагнитных реле. Разработка электрических схем параллельного и последовательного суммирующих счётчиков. Состояние триггеров.
курсовая работа [290,5 K], добавлен 13.01.2016Принципы и основы работы счётчиков и сумматоров. Классификация приборов, конструктивные особенности. Основы работы в среде Multisim. Схемотехническое моделирование работы и конструкции счетчиков и сумматоров на базе триггеров и интегральных микросхем.
курсовая работа [445,8 K], добавлен 07.02.2016Принцип действия схемы генератора на основе операционного усилителя. Проверка работы мультивибратора в программе Micro-Cap, определение относительной погрешности. Описание интегральной схемы К572ПА2. Схема дискретно-аналогового преобразования фильтра.
курсовая работа [790,6 K], добавлен 06.04.2013Описание принципа работы структурной электрической схемы устройства суммирования двоичных чисел. Назначение построения четырехразрядных двоичных сумматоров с параллельным переносом. Логические функции для выходов Si и Ci+1 одноразрядного сумматора.
реферат [139,5 K], добавлен 06.02.2012